谷动谷力

 找回密码
 立即注册
查看: 3301|回复: 0
打印 上一主题 下一主题
收起左侧

PADS利用硬件加速器提高仿真速度

[复制链接]
跳转到指定楼层
楼主
发表于 2018-11-16 23:09:39 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
成功执行协同建模的关键在于,某些验证平台组件被综合成了实际硬件,并与待测设备 (DUT) 一起在硬件加速器中运行,而其它不可综合的验证平台组件仍以软件形式在仿真器中运行。

Mentor Graphics 公司开发的 TestBench Xpress (TBX) 软件可为当今各种先进的事务级验证平台提供支持。
在本技术论文中,您将学到:

  • 采用两个独立的 HVL 和 HDL 顶层模块层
  • 确定验证平台中的时序部分和模块,用于在 HDL 顶层层次下进行综合
  • 在 HVL 和 HDL 顶层之间采用事务级接口
只要能正确执行协同建模,便可以大幅提高逻辑仿真的速度,充分利用硬件加速器提供的原始性能速度。
下载技术论文
+10
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|Archiver|手机版|深圳市光明谷科技有限公司|光明谷商城|Sunshine Silicon Corpporation ( 粤ICP备14060730号|Sitemap

GMT+8, 2024-11-18 06:28 , Processed in 0.232662 second(s), 34 queries .

Powered by Discuz! X3.2 Licensed

© 2001-2013 Comsenz Inc.

快速回复 返回顶部 返回列表