谷动谷力

 找回密码
 立即注册
谷动谷力 首页 电子技术 查看内容

【应用电路】运用555时基电路设计抗干扰定时器电路

2022-2-7 11:36| 发布者: sunsili| 查看: 32| 评论: 0|原作者: sunsili

摘要: 【应用电路】运用555时基电路设计抗干扰定时器电路工作原理制作与调试方法 在运用555时基电路设计而成的定时器电路中,一般都将555时基电路连接成单稳态触发器,这样连接使得电路设计简单,只需要几个电阻器和电容器 ...
【应用电路】运用555时基电路设计抗干扰定时器电路工作原理制作与调试方法

在运用555时基电路设计而成的定时器电路中,一般都将555时基电路连接成单稳态触发器,这样连接使得电路设计简单,只需要几个电阻器和电容器就能实现触发功能,但同时也存在外部对555时基电路2脚的干扰问题,本电路巧妙的利用了555时基电路4脚的强制复位的功能来实现抗干扰的定时器电路。

一、电路工作原理
电路原理如图17所示。
262e2e2d8b354cfb85b322c51a5ef8d6_th.jpeg
图17 抗干扰定时器电路图
在SB断开时,555时基电路的4脚通过电阻器R6与地相连,555时基电路被强制复位。此时,无论2脚受到多大的干扰,555时基电路都不工作。当按下按钮B后,电源通过二极管VD1加到4脚一个高电平,时基电路的强制复位功能解除,同时电源通过电阻器R1加到三极管VT1的基极上,使得VT1导通,电容器C2通过与VT1集电极相连后向IC电路的2脚输出一个低电平,IC翻转置位,3脚输出高电平,发光二极管点亮、继电器K得电,触点K-1闭合,插座对外供电,同时3脚的高电平通过VD2向4脚输出一个高电平使得电路自锁。当暂态结束后,电路翻回稳态,3脚输出低电平,继电器K失电,触头K-1断开,电路恢复到初始状态。

二、元器件的选择

IC1 555时基电路选用NE555、μA555、SL555等时基集成电路;R1~R7选用RTX—1/4W型碳膜电阻器;RP可用WSW型有机实心微调可变电阻器;C2、C4、C5、C6选用CT1型瓷介电容器,C1、C3、C7选用CD11—16V电解电容器;二极管VD1、VD2、VD3选用IN4148硅型开关二极管,VD4~VD7选用IN4001硅型普通整流二极管;继电器K可根据用电设备的需要选择;三端集成稳压器选用7809型三端集成稳压电路。

三、制作与调试方法

在电路的调试阶段,电路的定时时间可以通过T=1.1(RRP+R5)×C3估算,所以需要改变定时时间可以通过调节可变电阻器来实现。


鲜花

握手

雷人

路过

鸡蛋

相关阅读

发表评论

最新评论

最新热点

QQ|Archiver|手机版|深圳市光明谷科技有限公司|光明谷商城|Sunshine Silicon Corpporation ( 粤ICP备14060730号|Sitemap

GMT+8, 2023-12-7 22:24 , Processed in 0.095475 second(s), 37 queries .

Powered by Discuz! X3.2 Licensed

© 2001-2013 Comsenz Inc.

返回顶部